摘要4-5
ABSTRACT5-11
章 绪论11-17
1.1 引言11-12
1.2 论文背景12-15
1.2.1 频率合成技术的发展与现状12-14
1.2.2 频率综合器的发展与现状14-15
1.2.3 目的及15
1.3 论文的内容安排和主要研究成果15-17
1.3.1 论文主要内容安排15-16
1.3.2 论文主要研究成果16-17
章 频率综合器的设计与原理分析17-24
2.1 频率综合器原理17-20
2.1.1 频率综合器基本结构17-18
2.1.2 频率综合器工作原理18-20
2.2 频率综合器的设计20-22
2.2.1 主要技术指标20
2.2.2 方案设计20-21
2.2.3 主控程序设计21-22
2.3 频率综合器关键技术分析22-23
2.4 频率综合器实验平台设计23
2.5 小结23-24
章 可驯频标基准源的设计与实现24-45
3.1 可驯频标的原理24-26
3.2 频标的技术指标26-29
3.2.1 频率准确度26-27
3.2.2 频率漂移率27
3.2.3 频率稳定度27-29
3.3 可驯频标基准源实验平台的设计29-38
3.3.1 时间间隔测量的基本方法29-31
3.3.2 硬件控制原理31
3.3.3 器件的选择31-38
3.4 可驯频标基准源平台的算法设计38-41
3.4.1 时间间隔测量模块的算法设计38-40
3.4.2 控制模块的算法设计40
3.4.3 分频及数模转换模块算法设计40-41
3.5 可驯频标基准源的性能分析41-43
3.6 可驯频标基准源误差分析43-44
3.7 小结44-45
章 频率综合器的硬件设计与实现45-58
4.1 频率综合器关键器件的选择45-49
4.1.1 DDS 芯片AD985445-47
4.1.2 多路选择器芯片47-48
4.1.3 放大及驱动电路芯片48-49
4.2 信号控制电路设计49-52
4.3 人机交互模块设计52-55
4.3.1 键盘电路设计52-54
4.3.2 器电路设计54-55
4.4 印刷电路板设计的关键问题分析55-57
4.5 小结57-58
第五章 频率综合器的软件设计与实现58-72
5.1 控制软件的开发58-66
5.1.1 键盘控制子程序59-60
5.1.2 控制子程序60-62
5.1.3 DDS 算法驱动程序设计62-66
5.2 低通滤波器的设计与调试66-71
5.3 小结71-72
第六章 系统性能测试与分析72-75
6.1 频率综合器输出频率技术指标分析72-74
6.1.1 准确度与稳定度72-73
6.1.2 误差分析73
6.1.3 输出波形测试73-74
6.2 小结74-75
第七章 总结75-76